CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - USB2.0 verilog

搜索资源列表

  1. USB2_chip

    0下载:
  2. USB2.0 chip的一部分verilog源码。opencore上下的,还比较好用:)-USB2.0 chip part of Verilog source. Opencore ish, but also better quality :)
  3. 所属分类:USB编程

    • 发布日期:2008-10-13
    • 文件大小:36519
    • 提供者:戴鹏
  1. USB2.0IP_core_Verilog

    0下载:
  2. 完整的用VERILOG语言开发的USB2.0 IP核源代码,包括文档、仿真文件-complete with verilog language development USB2.0 IP source code, including documentation, Simulation documents
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:206883
    • 提供者:张清平
  1. usb_phy

    0下载:
  2. umti协议中的usb1.1的verilog原文件,可公实现usb2.0做参考-umti the agreement usb1.1 verilog the original documents, the public can refer to achieve usb2.0
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:10088
    • 提供者:liuzefu
  1. usb_2

    0下载:
  2. usb2的FPGA实现,verilog语句-usb2 FPGA, verilog statement
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:196910
    • 提供者:lious
  1. usb_funct

    0下载:
  2. usb2.0的Verilog源代码,包含完整的源代码,没有测试激励文件
  3. 所属分类:USB编程

    • 发布日期:2008-10-13
    • 文件大小:213167
    • 提供者:高杰
  1. USB2.0IP.rar

    1下载:
  2. 完整的用VERILOG语言开发的USB2.0 IP核源代码,包括文档,Complete Verilog language developed by USB2.0 IP core source code, including documentation
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-26
    • 文件大小:206887
    • 提供者:陈润
  1. CY7C68013.rar

    2下载:
  2. USB2.0的Verilog实现,含有完整的FPGA代码,Use Verilog to implement the USB2.0 protcol
  3. 所属分类:VHDL编程

    • 发布日期:2013-10-20
    • 文件大小:600474
    • 提供者:XCP
  1. USB2.0-IP-core

    0下载:
  2. 用verilog 写的USB2.0,含源码。从别处找来的,不敢独享,希望对大家有帮助-Written by verilog USB2.0, including source code. Recruited from elsewhere, and not exclusive, we want to help
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:200901
    • 提供者:柳同学
  1. VERILOG-USB2.0IP-core

    0下载:
  2. 完整的用VERILOG语言开发的USB2.0 IP核源代码,包括文档、仿真文件-VERILOG language with a complete development of USB2.0 IP core source code, including files, simulation files
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-23
    • 文件大小:220152
    • 提供者:king
  1. USB2.0IP(RTL)

    4下载:
  2. USB2.0 IP核,ASIC,FPGA可用,Verilog HDL源代码-USB2.0 IP,Verilog HDL
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-08-29
    • 文件大小:64776
    • 提供者:AmazingEric
  1. USB2.0

    1下载:
  2. usb2.0 fpga程序 用vhdl语言编写 quartus环境实现 -usb2.0 fpga using vhdl language program quartus environment to achieve
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-08-29
    • 文件大小:3567967
    • 提供者:PETER
  1. usb20

    0下载:
  2. 通用接口usb2.0的verilog开发代码-Common interface usb2.0 development of the verilog code
  3. 所属分类:USB develop

    • 发布日期:2017-03-29
    • 文件大小:205623
    • 提供者:wx
  1. usbtrace[1].v1.1

    0下载:
  2. usb2.0 trace verilog code very useful
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:1048530
    • 提供者:skh5515
  1. usb2.0-verilog-hdl

    0下载:
  2. usb2.0协议层的verilog hdl实现-usb2.0 protocol layer implementation verilog hdl
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:20103
    • 提供者:liguangwen
  1. verilog-usb--protel-design

    0下载:
  2. 基于FPGA的usb2.0 ip核设计,所用的语言是verilog-FPGA-based usb2.0 ip core design, the language used is the verilog
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:53135
    • 提供者:唐明桂
  1. usb2.0_funct_ip

    0下载:
  2. 一个USB2.0的IP核(详细verilog源码和文档),很不错的参考设计-A USB2.0 IP core (for details verilog source code and documentation), it is a good reference design
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:197219
    • 提供者:苏贺鹏
  1. USB2.0

    0下载:
  2. 完整的用VERILOG语言开发的USB2[1].0 IP核源代码,包括文档、仿真文件-USB2 module
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-23
    • 文件大小:220152
    • 提供者:guangngqiang
  1. USB2.0的IP核(详细verilog源码和文档)

    1下载:
  2. USB2.0的IP核开发.代码可以直接使用已经验证过(USB2.0 IP kernel development. Code can be used directly, has been verified)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-15
    • 文件大小:195584
    • 提供者:kelvinlu
  1. 13_usb_test

    0下载:
  2. fpga usb2.0 cy7c68013 黑金的板子(fpga usb2.0 cy7c68013)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-20
    • 文件大小:611328
    • 提供者:翻山越岭
  1. FPGA_USB2.0设计

    0下载:
  2. 把FX2配置成从FIFO的模式, 配置为单片机工作时钟24M,端点2输出,字节1024,端点6输入,字节1024,信号全设置为低电平有效等。我们的模块驱动时钟我们配置成内部输出时钟,也就是让FX2给我们的设计当做时钟源,输出一个最大的配置时钟48M的时钟。(The FX2 is configured from FIFO mode, configured as MCU working clock 24M, endpoint 2 output, byte 1024, endpoint 6 input
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-05-03
    • 文件大小:430080
    • 提供者:硅渣渣
« 12 »
搜珍网 www.dssz.com